TOP
0
0
【簡體曬書區】 單本79折,5本7折,活動好評延長至5/31,趕緊把握這一波!
FPGA設計實戰演練:邏輯篇(簡體書)
滿額折

FPGA設計實戰演練:邏輯篇(簡體書)

人民幣定價:55 元
定價
:NT$ 330 元
優惠價
87287
領券後再享88折
海外經銷商無庫存,到貨日平均30天至45天
可得紅利積點:8 點
相關商品
商品簡介
目次

商品簡介

本書面向廣大的FPGA/CPLD初學者,從零基礎開始講述FPGA/CPLD以及相關的基礎知識,並以一個支持各種入門、進階的子主機板形式的學習套件為實驗平臺,針對Altera公司的Cyclone Ⅲ器件量身打造的24個應用實例貫穿其中。實例講解深入淺出,不僅有基本的Verilog語法講解,也有設計思路和背景知識的詳細描述; 開發工具(Quartus Ⅱ+ModelSim)的使用更是手把手、圖文並茂地展示給讀者。 本書內容由淺入深,很適合廣大可程式設計邏輯器件的初學者作為入門和進階的教材,也適合作為電子資訊、電腦等專業本科生、研究生以及具有一定電子專業知識背景的電子工程師的參考用書。

目次

第1章 概念掃盲
1.1 FPGA簡單入門
1.2 FPGA應用領域
1.3 FPGA的優勢
1.4 開發流程
思考
第2章 邏輯設計基礎
2.1 0和1——精彩世界由此開始
2.2 表面現象揭秘——邏輯關係
2.3 內裡本質探索——器件結構
思考
第3章 實驗平臺板級設計
3.1 FPGA板級電路設計五要素
3.1.1 能量供應——電源電路
3.1.2 心臟跳動——時鐘電路
3.1.3 狀態初始——重定電路
3.1.4 靈活定制——配置電路
3.1.5 自由擴展——外設電路
3.2 FPGA核心板設計
3.2.1 讀懂器件手冊
3.2.2 核心板電路設計架構
3.2.3 電源電路設計
3.2.4 時鐘和重定電路設計
3.2.5 配置電路設計
3.2.6 SDRAM電路設計
3.2.7 引腳分配規劃和擴展I/O電路
3.3 擴展子板設計
3.3.1 基本外設子板
3.3.2 LCD顯示驅動子板
3.3.3 VGA顯示驅動子板
3.3.4 USB和UART串口子板
3.3.5 超聲波與視頻採集子板
思考
第4章 開發工具簡介
4.1 軟體下載和license申請
4.2 Quartus Ⅱ的安裝
4.3 ModelSim-Altera的安裝
4.4 USB-Blaster的驅動安裝
思考
第5章 Verilog語法概述
5.1 語法學習的經驗之談
5.2 可綜合的語法子集
5.3 代碼風格與書寫規範
思考
第6章 入門實例
6.1 分頻計數之LED閃爍
6.1.1 功能概述
6.1.2 設計說明
6.1.3 源碼解析
6.1.4 板級調試
6.2 分頻計數之蜂鳴器
6.2.1 功能概述
6.2.2 設計說明
6.2.3 源碼解析
6.2.4 板級調試
6.3 流水燈控制
6.3.1 功能概述
6.3.2 設計說明
6.3.3 源碼解析
6.3.4 板級調試
6.4 模式流水燈
6.4.1 功能概述
6.4.2 設計說明
6.4.3 源碼解析
6.4.4 板級調試
6.5 數碼管顯示驅動
6.5.1 功能概述
6.5.2 設計說明
6.5.3 源碼解析
6.5.4 板級調試
6.6 LCD顯示驅動
6.6.1 功能概述
6.6.2 設計說明
6.6.3 源碼解析
6.6.4 板級調試
6.7 LCD的32級紅色顯示
6.7.1 功能概述
6.7.2 設計說明
6.7.3 源碼解析
6.7.4 板級調試
6.8 VGA/SVGA顯示驅動
6.8.1 功能概述
6.8.2 設計說明
6.8.3 源碼解析
6.8.4 板級調試
6.9 超聲波測距資料獲取
6.9.1 功能概述
6.9.2 設計說明
6.9.3 源碼解析
6.9.4 板級調試
6.10 倒車雷達
6.10.1 功能概述
6.10.2 設計說明
6.10.3 源碼解析
6.10.4 板級調試
6.11 UART串口收發測試
6.11.1 功能概述
6.11.2 設計說明
6.11.3 源碼解析
6.11.4 板級調試
第7章 片內資源應用
7.1 PLL配置
7.1.1 功能概述
7.1.2 源碼解析
7.1.3 板級調試
7.2 片內記憶體應用之ROM
7.2.1 功能概述
7.2.2 設計說明
7.2.3 源碼解析
7.2.4 板級調試
7.3 片內記憶體應用之單口RAM
7.3.1 功能概述
7.3.2 設計說明
7.3.3 源碼解析
7.3.4 板級調試
7.4 片內記憶體應用之移位暫存器
7.4.1 功能概述
7.4.2 設計說明
7.4.3 源碼解析
7.4.4 板級調試
7.5 片內記憶體應用之FIFO
7.5.1 功能概述
7.5.2 設計說明
7.5.3 源碼解析
7.5.4 板級調試
7.6 基於FPGA內嵌RAM的LCD字元顯示
7.6.1 功能概述
7.6.2 設計說明
7.6.3 源碼解析
7.6.4 板級調試
思考
第8章 時序設計實例
8.1 時序分析基礎
8.1.1 基本的時序分析理論
8.1.2 時鐘、建立時間和保持時間
8.1.3 基本時序路徑
8.1.4 reg2reg路徑的時序分析
8.2 VGA驅動介面時序設計
8.3 CMOS攝像頭介面時序設計
第9章 設計模擬
9.1 模擬驗證概述
9.2 ModelSim軟體概述
思考
第10章 線上調試實例
10.1 基於FPGA的線上系統調試概述
10.2 基於In-System Logic Analyzer的UART串口接收資料獲取
10.2.1 功能概述
10.2.2 設計說明
10.2.3 源碼解析
10.2.4 板級調試
10.3 基於In-System Sources and Probes Editor的A/D採集
10.3.1 功能概述
10.3.2 設計說明
10.3.3 源碼解析
10.3.4 板級調試
10.4 基於In-System Sources and Probes Editor的D/A採集
10.4.1 功能概述
10.4.2 設計說明
10.4.3 源碼解析
10.4.4 板級調試
10.5 基於In-System Memory Content Editor的LCD即時顯示字元更改
10.5.1 功能概述
10.5.2 設計說明
10.5.3 源碼解析
10.5.4 板級調試
思考
第11章 視頻圖像採集設計
11.1 CMOS攝像頭應用背景與驅動原理
11.2 視頻採集系統設計概述
11.3 I2C介面配置模組設計
11.4 視頻流採集設計
11.5 SDRAM控制器設計
11.6 LCD控制器設計
11.7 工程實踐與板級調試
思考
參考文獻

您曾經瀏覽過的商品

購物須知

大陸出版品因裝訂品質及貨運條件與台灣出版品落差甚大,除封面破損、內頁脫落等較嚴重的狀態,其餘商品將正常出貨。

特別提醒:部分書籍附贈之內容(如音頻mp3或影片dvd等)已無實體光碟提供,需以QR CODE 連結至當地網站註冊“並通過驗證程序”,方可下載使用。

無現貨庫存之簡體書,將向海外調貨:
海外有庫存之書籍,等候約45個工作天;
海外無庫存之書籍,平均作業時間約60個工作天,然不保證確定可調到貨,尚請見諒。

為了保護您的權益,「三民網路書店」提供會員七日商品鑑賞期(收到商品為起始日)。

若要辦理退貨,請在商品鑑賞期內寄回,且商品必須是全新狀態與完整包裝(商品、附件、發票、隨貨贈品等)否則恕不接受退貨。

優惠價:87 287
海外經銷商無庫存,到貨日平均30天至45天

暢銷榜

客服中心

收藏

會員專區