TOP
0
0
【簡體曬書節】 單本79折,5本7折,優惠只到5/31,點擊此處看更多!
數字邏輯(第七版‧立體化教材)(簡體書)
滿額折

數字邏輯(第七版‧立體化教材)(簡體書)

商品資訊

人民幣定價:52 元
定價
:NT$ 312 元
優惠價
87271
領券後再享89折起
海外經銷商無庫存,到貨日平均30天至45天
可得紅利積點:8 點
相關商品
商品簡介
目次

商品簡介

本書為“十二五”普通高等教育本科***規劃教材。全書內容共7章:第1章開關理論基礎,第2章組合邏輯,第3章時序邏輯,第4章存儲邏輯,第5章可程序設計邏輯,第6章數字系統,第7章A/D轉換、D/A轉換。教學內容具有基礎性和時代性,從理論和實踐兩方面解決了與後續課程的銜接。 本書是作者對“數字邏輯”課程體系、教學內容、教學方法和教學手段進行綜合改革的具體成果。本書內容全面,取材新穎,概念清楚,系統性強,注重實踐教學和能力培養,形成了文字主輔教材、多媒體CAI課件、試題庫、習題庫、實驗儀器、教學實驗、課程設計等綜合配套的立體化教學體系。

目次

目錄
第1章 開關理論基礎 1
1.1 二進位系統 1
1.1.1 連續量和離散量 1
1.1.2 開關量 2
1.1.3 數字波形 3
1.2 數制與碼制 4
1.2.1 進位元數目制 4
1.2.2 進位元數目制的相互轉換 6
1.2.3 二進位編碼 7
1.3 邏輯函數及其描述工具 9
1.3.1 邏輯函數的基本概念 9
1.3.2 邏輯函數的描述工具 10
1.3.3 基本邏輯運算 11
1.3.4 正邏輯、負邏輯、三態門 15
1.4 布林代數 16
1.4.1 布林代數的基本定律 16
1.4.2 布林代數運算的基本規則 17
1.4.3 用布林代數簡化邏輯函數 17
1.5 坎諾圖 20
1.5.1 坎諾圖的結構與特點 20
1.5.2 用坎諾圖簡化邏輯函數 24
1.6 數字積體電路 27
1.6.1 積體電路的製造技術類型 27
1.6.2 積體電路的封裝類型 28
1.6.3 積體電路的規模類型 29
1.6.4 積體電路的使用特性 29
小結 31
習題 31
第2章 組合邏輯 33
2.1 組合邏輯分析 33
2.1.1 逐級電平推導法 33
2.1.2 列寫布林運算式法 34
2.1.3 數字波形圖分析法 35
2.1.4 列寫邏輯電路真值表法 35
2.1.5 組合邏輯中的競爭冒險 36
2.2 組合邏輯設計 38
2.2.1 組合邏輯設計步驟 38
2.2.2 邏輯問題的描述 38
2.2.3 利用任意項的邏輯設計 41
2.3 組合邏輯電路的等價變換 42
2.3.1 德摩根定理的應用 42
2.3.2 反及閘、反或閘作為通用元件 43
2.3.3 利用反及閘/非或閘進行等價變換 44
2.3.4 邏輯函數的“與或非”門實現 44
2.4 資料選擇器與分配器 44
2.4.1 資料選擇器 44
2.4.2 資料分配器 46
2.5 解碼器和編碼器 47
2.5.1 解碼器 47
2.5.2 編碼器 49
2.6 資料比較器和加法器 52
2.6.1 資料比較器 52
2.6.2 加法器 53
2.7 同位器 55
2.7.1 同位的基本原理 55
2.7.2 具有同位的資料傳輸 56
小結 57
習題 57
第3章 時序邏輯 60
3.1 鎖存器 60
3.1.1 鎖存器的基本特性 60
3.1.2 基本SR鎖存器 61
3.1.3 門控SR鎖存器 62
3.1.4 門控D鎖存器 63
3.2 觸發器 64
3.2.1 SR觸發器 64
3.2.2 D觸發器 67
3.2.3 JK觸發器 67
3.2.4 觸發器的應用和時間參數 70
3.3 寄存器和移位暫存器 71
3.3.1 寄存器 71
3.3.2 移位暫存器 72
3.4 計數器 74
3.4.1 同步計數器 74
3.4.2 非同步計數器 77
3.4.3 中規模集成計數器及應用 79
3.5 定時脈衝產生器 84
3.5.1 時鐘脈衝源電路 84
3.5.2 節拍脈衝產生器 86
3.5.3 數字鐘 88
3.6 同步時序邏輯分析 89
3.6.1 同步時序邏輯電路的描述工具 89
3.6.2 同步時序邏輯電路分析的一般方法 90
3.7 同步時序邏輯設計 94
3.7.1 同步時序邏輯設計方法和步驟 94
3.7.2 建立原始狀態表的方法 97
3.7.3 狀態編碼 98
小結 102
習題 103
第4章 存儲邏輯 106
4.1 特殊存儲部件 106
4.1.1 寄存器堆 106
4.1.2 寄存器佇列 107
4.1.3 寄存器堆疊 108
4.2 隨機讀寫內存RAM 109
4.2.1 RAM的邏輯結構 109
4.2.2 位址解碼方法 110
4.2.3 SRAM內存 112
4.2.4 DRAM內存 114
4.3 唯讀內存ROM 116
4.3.1 掩模ROM 116
4.3.2 可程序設計ROM 118
4.4 FLASH內存 120
4.4.1 FLASH存儲元 120
4.4.2 FLASH內存的基本操作 121
4.4.3 FLASH內存的陣列結構 122
*4.5 內存容量的擴充 123
4.5.1 字長位數擴展 123
4.5.2 字存儲容量擴展 124
小結 125
習題 125
第5章 可程序設計邏輯 126
5.1 PLD的基本概念 126
5.1.1 可程序設計陣列 126
5.1.2 PLD的類型 129
5.2 現場可程序設計閘陣列FPGA 131
5.2.1 FPGA的基本結構 131
5.2.2 可組態邏輯塊CLB 131
5.2.3 SRAM為基礎的FPGA 133
5.3 在系統可程序設計ISP 134
5.3.1 ispLSI器件的體系結構 135
5.3.2 EPM7128S器件的體系結構 140
5.3.3 在系統程序設計原理 142
5.4 可程序設計邏輯的原理圖方式設計 144
5.4.1 程序設計環境和設計流程圖 144
5.4.2 設計輸入 146
5.4.3 功能模擬 148
5.4.4 綜合和實現(軟件) 149
5.4.5 時序模擬 150
5.4.6 器件下載 151
5.5 可程序設計邏輯的VHDL文本方式設計 151
5.5.1 VHDL的基本概念 151
5.5.2 VHDL的組合邏輯設計 153
5.5.3 VHDL的時序邏輯設計 157
小結 160
習題 160
第6章 數字系統 162
6.1 數字系統的基本概念 162
6.1.1 一個數字系統實例 162
6.1.2 數字系統的基本模型 163
6.1.3 數字系統與邏輯功能部件的區別 164
6.2 資料通路 165
6.2.1 匯流排結構 165
6.2.2 資料通路實例 167
6.3 由頂向下的設計方法 168
6.3.1 數字系統的設計任務 168
6.3.2 算法狀態機和算法流程圖 169
6.4 小型控制器的設計 172
6.4.1 控制器的基本概念 172
6.4.2 計數器型控制器 173
6.4.3 多路選擇器型控制器 176
6.4.4 定序型控制器 177
6.5 數字系統設計實例 179
6.5.1 由頂向下——子系統的劃分 179
6.5.2 小型控制器的實現方案 181
小結 182
習題 182
第7章 A/D轉換、D/A轉換 185
7.1 數字信號處理的基本概念 185
7.2 A/D轉換 186
7.2.1 採樣定理 186
7.2.2 模數轉換過程 186
7.2.3 A/D轉換器 188
7.2.4 ADC的性能參數 192
7.3 D/A轉換 192
7.3.1 權電阻DAC 192
7.3.2 R-2RT型DAC 193
7.3.3 R-2R倒T型DAC 194
7.3.4 DAC的性能參數 195
小結 195
習題 196
參考文獻 199
附錄 《數字邏輯》(第七版立體化教材)配套教材與教學設備 200

您曾經瀏覽過的商品

購物須知

大陸出版品因裝訂品質及貨運條件與台灣出版品落差甚大,除封面破損、內頁脫落等較嚴重的狀態,其餘商品將正常出貨。

特別提醒:部分書籍附贈之內容(如音頻mp3或影片dvd等)已無實體光碟提供,需以QR CODE 連結至當地網站註冊“並通過驗證程序”,方可下載使用。

無現貨庫存之簡體書,將向海外調貨:
海外有庫存之書籍,等候約45個工作天;
海外無庫存之書籍,平均作業時間約60個工作天,然不保證確定可調到貨,尚請見諒。

為了保護您的權益,「三民網路書店」提供會員七日商品鑑賞期(收到商品為起始日)。

若要辦理退貨,請在商品鑑賞期內寄回,且商品必須是全新狀態與完整包裝(商品、附件、發票、隨貨贈品等)否則恕不接受退貨。

優惠價:87 271
海外經銷商無庫存,到貨日平均30天至45天

暢銷榜

客服中心

收藏

會員專區