TOP
0
0
魅麗。花火原創小說66折起
EDA技術與PLD設計(簡體書)
滿額折

EDA技術與PLD設計(簡體書)

人民幣定價:30 元
定  價:NT$ 180 元
優惠價:87157
領券後再享89折
無庫存,下單後進貨(採購期約45個工作天)
可得紅利積點:4 點
相關商品
商品簡介
目次

商品簡介

本書根據電子類課程課堂教學和實驗要求,以提高學生的實踐動手能力和工程設計能力為目的,對EDA技術和PLD設計的相關知識進行了系統和全面的介紹。本書內容新穎,技術先進,由淺入深,既有關于EDA技術、大規模可編程邏輯器件和VHDL硬件描述語言的系統介紹,又有豐富的設計應用實例。 本書可作為高等院校電子、通信、雷達、計算機應用、工業自動化、儀器儀表、信號與信息處理等學科本科生或研究生的EDA技術或數字系統設計課程的教材和實驗指導書,也可作為相關科研人員的技術參考書。

目次

第1章 EDA技術概述
1.1 EDA技術及其發展概況
1.2 EDA技術的基本特征和設計工具
1.2.1 EDA技術的基本特征
1.2.2 EDA設計工具
1.2.3 EDA技術的優勢
1.3 EDA技術的實現目標和設計流程
1.3.1 EDA技術的實現目標
1.3.2 EDA設計主要流程
1.3.3 數字集成電路的設計流程
1.3.4 模擬集成電路的設計流程
1.4 硬件描述語言
1.4.1 VHDL
1.4.2 Verilog HDL
1.4.3 ABEL-HDL
1.4.4 Verilog HDL和VHDL的比較
1.5 EDA技術與ASIC設計
1.5.1 ASIC的特點與分類
1.5.2 ASIC的設計方法
1.5.3 IP核復用技術與SOC設計
1.6 EDA技術的發展趨勢
習題
第2章 可編程邏輯器件基礎
2.1 概述
2.1.1 可編程邏輯器件發展歷程
2.1.2 可編程邏輯器件分類
2.1.3 可編程邏輯器件的優勢
2.2 PLD器件的基本結構
2.2.1 基本結構
2.2.2 電路符號
2.2.3 PROM
2.2.4 PLA
2.2.5 PAL
2.2.6 GAL
2.3 CPLD/FPGA的結構特點
2.3.1 Lattice公司的CPLD/FPGA
2.3.2 Xilinx公司的CPLD/FPGA
2.3.3 Altera和Actel公司的CPLD/FPGA
2.4 可編程邏輯器件的基本資源
2.4.1 功能單元
2.4.2 輸入-輸出焊盤
2.4.3 布線資源
2.4.4 片內RAM
2.5 可編程邏輯器件的編程元件
2.5.1 熔絲型開關
2.5.2 反熔絲型開關
2.5.3 浮柵編程元件
2.5.4 基于SRAM的編程元件
2.6 可編程邏輯器件的設計與開發
2.6.1 CPLD/FPGA設計流程
2.6.2 CPLD/FPGA開發工具
2.7 可編程邏輯器件的測試技術
2.7.1 邊界掃描測試法概述
2.7.2 JTAG邊界掃描寄存器
2.7.3 JTAG BST的操作控制
習題
第3章 Altera的CPLD/FPGA
3.1 概述
3.2 Altera的CPLD結構特點
3.3 Altera的FPGA結構特點
3.3.1 ACEX 1K器件的結構
3.3.2 APEX 20K/20KE器件的結構
3.4 Altera的CPLD/FPGA的配置
3.4.1 ByteBlaster及其使用
3.4.2 CPLD器件的配置
3.4.3 FPGA器件的配置
習題
第4章 原理圖輸入設計方式
4.1 原理圖設計的流程
……
第5章 HDL輸入設計方式
第6章 VHDL語言初步
第7章 VHDL數字系統設計方法及舉例
第8章 VHDL在通信系統中的應用實例
附錄 EDA實驗系統簡介
參考文獻

您曾經瀏覽過的商品

購物須知

大陸出版品因裝訂品質及貨運條件與台灣出版品落差甚大,除封面破損、內頁脫落等較嚴重的狀態,其餘商品將正常出貨。

特別提醒:部分書籍附贈之內容(如音頻mp3或影片dvd等)已無實體光碟提供,需以QR CODE 連結至當地網站註冊“並通過驗證程序”,方可下載使用。

無現貨庫存之簡體書,將向海外調貨:
海外有庫存之書籍,等候約45個工作天;
海外無庫存之書籍,平均作業時間約60個工作天,然不保證確定可調到貨,尚請見諒。

為了保護您的權益,「三民網路書店」提供會員七日商品鑑賞期(收到商品為起始日)。

若要辦理退貨,請在商品鑑賞期內寄回,且商品必須是全新狀態與完整包裝(商品、附件、發票、隨貨贈品等)否則恕不接受退貨。

優惠價:87 157
無庫存,下單後進貨
(採購期約45個工作天)

暢銷榜

客服中心

收藏

會員專區