瀏覽紀錄

TOP
1/1
無庫存,下單後進貨(採購期約45個工作天)
數字系統設計(簡體書)
人民幣定價:33.5元
定  價:NT$201元
優惠價: 87175
可得紅利積點:5 點

無庫存,下單後進貨(採購期約45個工作天)

商品簡介

目次

本書主要闡述了數字系統設計方法和可編程邏輯器件的應用,較系統地介紹了PLD器件、HDL設計語言、流行的EDA設計軟件和數字系統設計方法等內容,力求涵蓋數字系統開發設計所涉及到的主要方面,并在內容上進行了精心編排,以著眼于綜合開發能力的提高。
全書共分為五個部分:第一部分詳細地闡述了數字系統設計,包括數字系統的組成、描述方法、設計方法;第二部分介紹了可編程邏輯器件的基本結構和工作原理;第三部分較詳細地介紹了ABEL-HDL硬件設計語言,并配有大量的設計實例;第四部分主要介紹了EDA設計的開發軟件,包括Lattice公司的ispDesignEXPERT開發軟件和Ahera公司的MAX—PlusⅡ開發軟件,這兩種軟件是開發PLD廣泛使用的開發工具;第五部分介紹了基於EDA技術的現代數字系統設計方法,并列舉了設計實例和設計選題。
本書取材廣泛、內容新穎、重點突出,并著眼于實用性,提供了豐富的實例,所有的實例均經過仿真和驗證。
本書可作為高等院校電子信息、通信工程、自動化和計算機應用等信息工程類及相近專業的本專科教學用書,或課程設計用書,也可作為從事電子設計工程技術人員的參考書。
第1章 數字系統及描述方法
 1.1 數字系統的基本概念
  1.1.1 數字系統
  1.1.2 數字系統的組成
  1.1.3 數據處理器
  1.1.4 控制器
 1.2 數字系統的硬件描述
  1.2.1 系統框圖
  1.2.2 算法流程圖
  1.2.3 算法狀態機(ASM)
  1.2.4 備有記憶文件的狀態圖(MDS)
第2章 數字系統設計
 2.1 數字系統的設計步驟
  2.1.1 試湊法設計步驟
  2.1.2 自頂向下設計步驟
 2.2 數據處理器的設計
  2.2.1 數據處理器的設計步驟
  2.2.2 數據處理器的設計實例
 2.3 控制器的設計
  2.3.1 控制器的設計步驟
  2.3.2 控制器的實現方法
 2.4 數字系統設計實例
  2.4.1 8位移位存儲型彩燈控制器的設計
  2.4.2 交通信號控制系統的設計
第3章 可編程邏輯器件
 3.1 概述
  3.1.1 數字邏輯器件
  3.1.2 PLD的基本結構和表示方法
  3.1.3 PLD的分類
 3.2 可編程陣列邏輯PAL
  3.2.1 PAL的基本結構
  3.2.2 PAL的輸出和反饋結構
 3.3 通用陣列邏輯(GAL)
  3.3.1 GAL器件的產品綜述
  3.3.2 普通型GAL器件的基本結構
  3.3.3 普通型GAL器件的輸出邏輯宏單元
第4章 在系統可編程邏輯器件
 4.1 概述
 4.2 ispLSI器件的結構原理
  4.2.1 ispLSI1016的引腳排列
  4.2.2 ispLSI1016的結構
  4.2.3 通用邏輯塊(GLB)的結構
  4.2.4 全局布線區(GRP)
  4.2.5 I/O單元結構
  4.2.6 宏塊結構
  4.2.7 時鐘分配網絡
第5章 復雜可編程邏輯器件
 5.1 CPLD概述
 5.2 CPLD的結構原理
  5.2.1 FLEX 10K的結構
  5.2.2 嵌入陣列塊(EAB)
  5.2.3 邏輯陣列塊(LAB)
  5.2.4 I/O單元(IOE)
第6章 現場可編程門陣列
 6.1 FPG.A概述
  6.1.1 FPGA的基本結構
  6.1.2 FPGA的基本分類
 6.2 FPGA的結構
  6.2.1 可編程邏輯模塊(CLB)
  6.2.2 輸入/輸出模塊(1OB)
  6.2.3可編程布線資源
第7章 ABEL-HDL硬件描述語言
 7.1 概述
 7.2 ABEL-HDL語言的基本語法
  7.2.1 ABEL-HDL語言的基本元素
 ……
第8章 ispDesignEXPERT開發軟件
第9章 MAX-PlusⅡ開發軟件
第10章 基於EDA技術的現代數字系統設計
第11章 數字系統設計選題
參考文獻

購物須知

為了保護您的權益,「三民網路書店」提供會員七日商品鑑賞期(收到商品為起始日)。

若要辦理退貨,請在商品鑑賞期內寄回,且商品必須是全新狀態與完整包裝(商品、附件、發票、隨貨贈品等)否則恕不接受退貨。

大陸出版品因裝訂品質及貨運條件與台灣出版品落差甚大,除封面破損、內頁脫落等較嚴重的狀態,其餘商品將正常出貨。

無現貨庫存之簡體書,將向海外調貨:
海外有庫存之書籍,等候約20個工作天;
海外無庫存之書籍,平均作業時間約45個工作天,然不保證確定可調到貨,尚請見諒。