面向SOPC的FPGA設計與應用(簡體書)
商品簡介
名人/編輯推薦
目次
第1章 項目開發環境介紹
1.1 軟件平臺
1.1.1 硬件開發工具Quartus II8.0
1.1.2 ModeiSim 6.0仿真工具
1.1.3 Nios II IDE 8.0 軟件集成環境
1.2 硬件平臺
第2章 SOPC系統設計分析
2.1 SOPC技術簡介
2.1.1 SOPC技術的主要特點
2.1.2 SOPC技術的實現方式
2.1.3 SOPC系統的開發流程
2.2 Nios II概述
2.2.1 Nios II嵌入式處理器
2.2.2 Nios II系統的開發流程
2.3 基于SOPC的Nios II處理器設計
2.3.1 SOPC Builder 的功能
2.3.2 SOPC Builder的組成
2.3.3 SOPC Builder組件
2.4 SOPC 開發流程
2.4.1 硬件部分設計
2.4.2 軟件部分設計
第3章 基于Avalon總線的PWM控制器
3.1 實例介紹
3.2 設計思路與原理
3.2.1 Avalon 總線概述
3.2.2 基于Avalon總線的外設
3.2.3 PWM工作原理
3.2.4 系統整體結構
3.3 硬件設計
3.3.1 PWM IP核設計
3.3.2 SOPC系統的創建
3.4 軟件設計
3.5 實例總結
第4章 基于Nios II的網絡通信
4.1 實例介紹
4.2 設計思路與原理
4.2.1 DM9000A芯片介紹
4.2.2 DM9000A原理
4.2.3 系統硬體結構
4.3 硬件設計
4.3.1 DM9000A與Avalon總線接口設計
4.3.2 SEG7-LUT8與Avalon總線接口設計
4.3.3 SOPC系統的創建
4.4 軟件設計
4.4.1 系統軟件
4.4.2 應用軟件
4.5 實例總結
第5章 基于SOPC的SD卡音樂播放器
5.1 實例介紹
5.2 設計思路與原理
5.2.1 SD卡簡介
5.2.2 WN8731芯片簡介
5.2.3 系統整體結構
5.3 硬件設計
5.3.1 Audio-DAC-FIFO與Avalon總線接口模塊設計
5.3.2 SOPC 系統的創建
5.4 軟件設計
5.5 實例總結
第6章 基于SOPC的十進制浮點乘法器
6.1 實例介紹
6.2 設計思路與原理
6.2.1 IEEE-754r十進制浮點數表示規范
6.2.2 Signed-Digit radix 系列算法
6.2.3 系統整體結構
6.3 硬件設計
6.3.1 十進制浮點乘法單元的IP核設計
6.3.2 SOPC系統的創建
6.4 軟件設計與綜合測試
6.5 實例總結
第7章 基于AES算法的實時加/解密系統
第8章 常見問題與開發技巧總結
主題書展
更多主題書展
更多書展本週66折
您曾經瀏覽過的商品
購物須知
大陸出版品因裝訂品質及貨運條件與台灣出版品落差甚大,除封面破損、內頁脫落等較嚴重的狀態,其餘商品將正常出貨。
特別提醒:部分書籍附贈之內容(如音頻mp3或影片dvd等)已無實體光碟提供,需以QR CODE 連結至當地網站註冊“並通過驗證程序”,方可下載使用。
無現貨庫存之簡體書,將向海外調貨:
海外有庫存之書籍,等候約45個工作天;
海外無庫存之書籍,平均作業時間約60個工作天,然不保證確定可調到貨,尚請見諒。
為了保護您的權益,「三民網路書店」提供會員七日商品鑑賞期(收到商品為起始日)。
若要辦理退貨,請在商品鑑賞期內寄回,且商品必須是全新狀態與完整包裝(商品、附件、發票、隨貨贈品等)否則恕不接受退貨。