商品簡介
目次
相關商品
商品簡介
本書為普通高等教育“十一五”國家級規劃教材。本書闡述數字系統設計方法和可編程邏輯器件PLD的應用技術。引導讀者從一般的數字功能電路設計轉向數字系統設計;從傳統的非定制通用集成電路的應用轉向用戶半定制的PLD的應用;從單純的硬件設計轉向硬件、軟件高度滲透的設計方法。從而了解數字技術的新發展、新思路、新器件,拓寬軟、硬件沒計的知識面,提高設計能力。本書是編者在匯總了多年從事數字系統設計和PLD應用技術教學及科研成果的基礎上編寫的,取材豐富,概念清晰,既有較高的起點和概括,也有很好的實用和參考價值。書中軟、硬件結合恰當,有一定的前瞻性和新穎性。全書文字流暢,圖、文、表緊密結合,可讀性強。
本書共8章,每章之后均有豐富的習題供讀者選做。第8章提供10個上機實驗題,供不同層次教學需求和讀者選用。書末有附錄,簡明介紹各種HDPLD典型器件和一種典型PLD開發工具,供讀者參考。
本書可作為高等學校電子信息類、電氣信息類、計算機類各專業的教科書,同時也是上述學科及其他相關學科工程技術人員很好的實用參考書。
本書共8章,每章之后均有豐富的習題供讀者選做。第8章提供10個上機實驗題,供不同層次教學需求和讀者選用。書末有附錄,簡明介紹各種HDPLD典型器件和一種典型PLD開發工具,供讀者參考。
本書可作為高等學校電子信息類、電氣信息類、計算機類各專業的教科書,同時也是上述學科及其他相關學科工程技術人員很好的實用參考書。
目次
第1章 數字系統設計方法
1.1 緒言
1.1.1 數字系統的基本概念
1.1.2 數字系統的基本模型
1.1.3 數字系統的基本結構
1.2 數字系統設計的一般步驟
1.2.1 引例
1.2.2 數字系統設計的基本步驟
1.2.3 層次化設計
1.3 數字系統設計方法
1.3.1 自上而下的設計方法
1.3.2 自下而上的設計方法
1.3.3 基于關鍵部件的設計方法
1.3.4 信息流驅動的設計方法
1.4 數字系統的描述方法之一——算法流程圖
1.4.1 算法流程圖的符號與規則
1.4.2 設計舉例
習題1
第2章 數字系統的算法設計和硬件實現
2.1 算法設計
2.1.1 算法設計綜述
2.1.2 跟蹤法
2.1.3 歸納法
2.1.4 劃分法
2.1.5 解析法
2.1.6 綜合法
2.2 算法結構
2.2.1 順序算法結構
2.2.2 并行算法結構
2.2.3 流水線算法結構
2.3 數據處理單元的設計
2.3.1 系統硬件實現概述
2.3.2 器件選擇
2.3.3 數據處理單元設計步驟
2.3.4 數據處理單元設計實例
2.4 控制單元的設計
2.4.1 系統控制方式
2.4.2 控制器的基本結構和系統同步
2.4.3 算法狀態機圖(ASM圖)
2.4.4 控制器的硬件邏輯設計方法
習題2
第3章 硬件描述語言VHDl和VerilogHDl
3.1 概述
3.2 VHDl及其應用
3.2.1 VHDl基本結構
3.2.2 數據對象、類型及運算符
3.2.3 順序語句
3.2.4 并行語句
3.2.5 子程序
3.2.6 程序包與設計庫
3.2.7 元件配置
3.2.8 VHDl描述實例
3.3 VerilogHDl及其應用
3.3.1 VerilogHDl基本結構
3.3.2 數據類型、運算符與表達式
3.3.3 行為描述語句
3.3.4 并行語句
3.3.5 結構描述語句
3.3.6 任務與函數
3.3.7 編譯預處理
3.3.8 VerilogHDl描述實例
習題3
第4章 可編程邏輯器件PlD原理和應用
4.1 PlD概述
4.2 簡單PlD原理
4.2.1 PlD的基本組成
4.2.2 PlD的編程
4.2.3 陣列結構
4.2.4 PlD中陣列的表示方法
4.3 SPlD組成和應用
4.3.1 只讀存儲器ROM
4.3.2 可編程邏輯陣列PlA
4.3.3 可編程陣列邏輯PAl
4.3.4 通用陣列邏輯GAl
……
第5章 高密度PLD及其應用
第6章 采用HDPLD設計數字系統實例
第7章 可編程片上系統(SOPC)
第8章 上機實驗
附錄A HDPLD典型器件介紹
附錄B PLD開發軟件QuartusII8.0簡介
參考文獻
1.1 緒言
1.1.1 數字系統的基本概念
1.1.2 數字系統的基本模型
1.1.3 數字系統的基本結構
1.2 數字系統設計的一般步驟
1.2.1 引例
1.2.2 數字系統設計的基本步驟
1.2.3 層次化設計
1.3 數字系統設計方法
1.3.1 自上而下的設計方法
1.3.2 自下而上的設計方法
1.3.3 基于關鍵部件的設計方法
1.3.4 信息流驅動的設計方法
1.4 數字系統的描述方法之一——算法流程圖
1.4.1 算法流程圖的符號與規則
1.4.2 設計舉例
習題1
第2章 數字系統的算法設計和硬件實現
2.1 算法設計
2.1.1 算法設計綜述
2.1.2 跟蹤法
2.1.3 歸納法
2.1.4 劃分法
2.1.5 解析法
2.1.6 綜合法
2.2 算法結構
2.2.1 順序算法結構
2.2.2 并行算法結構
2.2.3 流水線算法結構
2.3 數據處理單元的設計
2.3.1 系統硬件實現概述
2.3.2 器件選擇
2.3.3 數據處理單元設計步驟
2.3.4 數據處理單元設計實例
2.4 控制單元的設計
2.4.1 系統控制方式
2.4.2 控制器的基本結構和系統同步
2.4.3 算法狀態機圖(ASM圖)
2.4.4 控制器的硬件邏輯設計方法
習題2
第3章 硬件描述語言VHDl和VerilogHDl
3.1 概述
3.2 VHDl及其應用
3.2.1 VHDl基本結構
3.2.2 數據對象、類型及運算符
3.2.3 順序語句
3.2.4 并行語句
3.2.5 子程序
3.2.6 程序包與設計庫
3.2.7 元件配置
3.2.8 VHDl描述實例
3.3 VerilogHDl及其應用
3.3.1 VerilogHDl基本結構
3.3.2 數據類型、運算符與表達式
3.3.3 行為描述語句
3.3.4 并行語句
3.3.5 結構描述語句
3.3.6 任務與函數
3.3.7 編譯預處理
3.3.8 VerilogHDl描述實例
習題3
第4章 可編程邏輯器件PlD原理和應用
4.1 PlD概述
4.2 簡單PlD原理
4.2.1 PlD的基本組成
4.2.2 PlD的編程
4.2.3 陣列結構
4.2.4 PlD中陣列的表示方法
4.3 SPlD組成和應用
4.3.1 只讀存儲器ROM
4.3.2 可編程邏輯陣列PlA
4.3.3 可編程陣列邏輯PAl
4.3.4 通用陣列邏輯GAl
……
第5章 高密度PLD及其應用
第6章 采用HDPLD設計數字系統實例
第7章 可編程片上系統(SOPC)
第8章 上機實驗
附錄A HDPLD典型器件介紹
附錄B PLD開發軟件QuartusII8.0簡介
參考文獻
主題書展
更多
主題書展
更多書展今日66折
您曾經瀏覽過的商品
購物須知
大陸出版品因裝訂品質及貨運條件與台灣出版品落差甚大,除封面破損、內頁脫落等較嚴重的狀態,其餘商品將正常出貨。
特別提醒:部分書籍附贈之內容(如音頻mp3或影片dvd等)已無實體光碟提供,需以QR CODE 連結至當地網站註冊“並通過驗證程序”,方可下載使用。
無現貨庫存之簡體書,將向海外調貨:
海外有庫存之書籍,等候約45個工作天;
海外無庫存之書籍,平均作業時間約60個工作天,然不保證確定可調到貨,尚請見諒。
為了保護您的權益,「三民網路書店」提供會員七日商品鑑賞期(收到商品為起始日)。
若要辦理退貨,請在商品鑑賞期內寄回,且商品必須是全新狀態與完整包裝(商品、附件、發票、隨貨贈品等)否則恕不接受退貨。