TOP
0
0
母親節暖心加碼,點我領取「限時加碼券」
Altera可編程邏輯器件的應用與設計(簡體書)
滿額折

Altera可編程邏輯器件的應用與設計(簡體書)

商品資訊

人民幣定價:30 元
定價
:NT$ 180 元
優惠價
87157
領券後再享88折起
海外經銷商無庫存,到貨日平均30天至45天
可得紅利積點:4 點
相關商品
商品簡介
目次

商品簡介

目前,可編程邏輯器件廣泛應用于計算機、數字電路設計、通信系統、工業自動控制、儀器儀表和集成電路設計等領域,因此掌握可編程邏輯器件的應用與設計是十分重要的。
本書從實際應用的角度出發,系統的介紹了Altera公司的CPLD和FPGA產品。其中,對CPLD著重介紹了MAX II系列產品,對FPGA著重介紹了CYCLONE II和Stratix II系列產品。本書最后給出了DMA控制器和多路ADC采集系統兩個大型實例,以使讀者了解FPGA的具體開發流程,提高自己的實際開發技能。
本書既可以作為廣大電路設計工程師、硬件設計工程師、系統驗證工程師和FPGA設計工程師等人員的參考書或者培訓教材,同時也了作為高等院校相關專業本科生和研究生的參考書。

目次

叢書序
前言
第1章 可編程邏輯器件概述
 1.1 可編程陣列邏輯
 1.2 通用陣列邏輯
 1.3 CPID和FPGA
第2章 MAXⅡ系列CPLD
 2.1 概述
 2.2 MAXⅡ系列CPLD的結構
2.2.1 邏輯陣列與邏輯單元
2.2.2 MAXⅡ系列CPLD中的連接通路
2.2.3 全局時鐘網絡
2.2.4 FLASH中的用戶使用區
2.2.5 輸入/輸出單元
第3章 CYCLONEⅡ系列FPGA
 3.1 概述
 3.2 CYCLONEⅡ系列FPGA的結構
3.2.1 邏輯單元與邏輯陣列
3.2.2 內部連接通路
3.2.3 時鐘資源
3.2.4 內部存儲器
3.2.5 嵌入乘法器
3.2.6 輸入/輸出引腳
 3.3 FPGA芯片的配置
3.3.1 主動串行模式
3.3.2 被動串行模式
3.3.3 JTAG模式
第4章 AtratixⅡ系列FPGA
 4.1 概述
 4.2 StratixⅡ系列FPGA的結構
4.2.1 自適應邏輯模塊和邏輯陣列
4.2.2 內部連接通路
4.2.3 時鐘控制
4.2.4 片內存儲器
4.2.5 數字信號處理模塊
4.2.6 輸入/輸出引腳
 4.3 FPGA芯片的配置
4.3.1 快速被動並行模式
4.3.2 主動串行模式
4.3.3 被動串行模式
4.3.4 被動並行異步模式
4.3.5 JTAG模式
第5章 使用FPGA的內部資源
 5.1 鎖相環
 5.2 RAM
5.2.1 單口RAM
5.2.2 雙口RAM
5.2.3 先入先出存儲器
第6章 DMA控制器
 6.1 設計基礎知識
6.1.1 DMA控制器的概念
6.1.2 WISHBONE總線
6.1.3 DMA控制器的功能和結構
 6.2 DMA控制器的具體設計
6.2.1 FIFO模型的設計
6.2.2 DMA控制器的可綜合代碼設計
6.2.3 簡單測試代碼的設計
 6.3 DMA控制器的實現
第7章 多路ADC采集系統
 7.1 PLL單元
 7.2 ADC控制邏輯
7.2.1 RAM地址控制邏輯
7.2.2 掃描范圍控制
7.2.3 ADc采樣時鐘控制
7.2.4 ADC采樣過程控制
7.2.5 RAM的讀寫控制
 7.3 雙口RAM
 7.4 FIFO控制單元
7.4.1 數據格式轉換
7.4.2 FIFO計數邏輯
參考文獻

您曾經瀏覽過的商品

購物須知

大陸出版品因裝訂品質及貨運條件與台灣出版品落差甚大,除封面破損、內頁脫落等較嚴重的狀態,其餘商品將正常出貨。

特別提醒:部分書籍附贈之內容(如音頻mp3或影片dvd等)已無實體光碟提供,需以QR CODE 連結至當地網站註冊“並通過驗證程序”,方可下載使用。

無現貨庫存之簡體書,將向海外調貨:
海外有庫存之書籍,等候約45個工作天;
海外無庫存之書籍,平均作業時間約60個工作天,然不保證確定可調到貨,尚請見諒。

為了保護您的權益,「三民網路書店」提供會員七日商品鑑賞期(收到商品為起始日)。

若要辦理退貨,請在商品鑑賞期內寄回,且商品必須是全新狀態與完整包裝(商品、附件、發票、隨貨贈品等)否則恕不接受退貨。

優惠價:87 157
海外經銷商無庫存,到貨日平均30天至45天

暢銷榜

客服中心

收藏

會員專區