商品簡介
目次
相關商品
商品簡介
本書介紹CMOS數字大規模集成電路與系統設計的基礎。 全書分為三部分。 第1部分介紹集成電路的邏輯與物理層設計, 其中包括CMOS靜態門的邏輯設計與信號控制, 芯片生產與制造工藝, 版圖設計與CAD工具。 第2部分討論CMOS電子電路, 介紹MOSFET的特性和開關模型, 各類邏輯電路,包括高速CMOS邏輯電路,同時介紹分析邏輯鏈延時的經典方法和新方法。第3部分為VLSI的系統設計,介紹VerilogHDL高層次描述語言, 分析數字系統單元庫部件以及加法器和乘法器的設計,并且研究物理設計中應當考慮的問題,包括時鐘技術、 布局布線、 信號串擾、 測試與功耗問題。本書可作為電子、 電氣、 自動化與計算機等專業本科高年級學生及研究生課程的教科書, 也可作為相關科技和工程技術人員的參考書。
目次
第1章VLSI概論
1.1復雜性與設計
1.1.1設計流程舉例
1.1.2VLSI芯片的類型
1.2基本概念
1.3本書安排
1.4參考資料
第1部分硅 片 邏 輯
第2章MOSFET邏輯設計
2.1理想開關與布爾運算
2.2MOSFET開關
2.3基本的CMOS邏輯門
2.3.1非門(NOT門)
2.3.2CMOS或非門(NOR門)
2.3.3CMOS與非門(NAND門)
2.4CMOS復合邏輯門
2.4.1結構化邏輯設計
2.4.2異或門(XOR)和異或非門(XNOR)
2.4.3一般化的AOI和OAI邏輯門
2.5傳輸門(TG)電路
邏輯設計
2.6時鐘控制和數據流控制
2.7參考資料
2.8習題
第3章CMOS集成電路的物理結構
第4章CMOS集成電路的制造
第5章物理設計的基本要素
第2部分從邏輯到電子電路
第6章MOSFET的電氣特性
第7章CMOS邏輯門電子學分析
第8章高速CMOS邏輯電路設計
第9章CMOS邏輯電路的高級技術
第3部分VLSI系統設計
第10章用Verilog——硬件描述語言描述系統
第11章常用的VLSI系統部件
第12章CMOS VLSI運算電路
第13章存儲器與可編程邏輯
第14章系統級物理設
第15章VLSI時鐘和系統設計
第16章VLSI電路的可靠性與測
1.1復雜性與設計
1.1.1設計流程舉例
1.1.2VLSI芯片的類型
1.2基本概念
1.3本書安排
1.4參考資料
第1部分硅 片 邏 輯
第2章MOSFET邏輯設計
2.1理想開關與布爾運算
2.2MOSFET開關
2.3基本的CMOS邏輯門
2.3.1非門(NOT門)
2.3.2CMOS或非門(NOR門)
2.3.3CMOS與非門(NAND門)
2.4CMOS復合邏輯門
2.4.1結構化邏輯設計
2.4.2異或門(XOR)和異或非門(XNOR)
2.4.3一般化的AOI和OAI邏輯門
2.5傳輸門(TG)電路
邏輯設計
2.6時鐘控制和數據流控制
2.7參考資料
2.8習題
第3章CMOS集成電路的物理結構
第4章CMOS集成電路的制造
第5章物理設計的基本要素
第2部分從邏輯到電子電路
第6章MOSFET的電氣特性
第7章CMOS邏輯門電子學分析
第8章高速CMOS邏輯電路設計
第9章CMOS邏輯電路的高級技術
第3部分VLSI系統設計
第10章用Verilog——硬件描述語言描述系統
第11章常用的VLSI系統部件
第12章CMOS VLSI運算電路
第13章存儲器與可編程邏輯
第14章系統級物理設
第15章VLSI時鐘和系統設計
第16章VLSI電路的可靠性與測
主題書展
更多
主題書展
更多書展今日66折
您曾經瀏覽過的商品
購物須知
大陸出版品因裝訂品質及貨運條件與台灣出版品落差甚大,除封面破損、內頁脫落等較嚴重的狀態,其餘商品將正常出貨。
特別提醒:部分書籍附贈之內容(如音頻mp3或影片dvd等)已無實體光碟提供,需以QR CODE 連結至當地網站註冊“並通過驗證程序”,方可下載使用。
無現貨庫存之簡體書,將向海外調貨:
海外有庫存之書籍,等候約45個工作天;
海外無庫存之書籍,平均作業時間約60個工作天,然不保證確定可調到貨,尚請見諒。
為了保護您的權益,「三民網路書店」提供會員七日商品鑑賞期(收到商品為起始日)。
若要辦理退貨,請在商品鑑賞期內寄回,且商品必須是全新狀態與完整包裝(商品、附件、發票、隨貨贈品等)否則恕不接受退貨。