EDA原理及應用實驗教程(高等院校資訊技術規劃教材)(簡體書)
商品資訊
系列名:高等院校資訊技術規劃教材
ISBN13:9787302202448
出版社:清華大學出版社(大陸)
作者:何賓
出版日:2009/07/01
裝訂/頁數:平裝/105頁
規格:26cm*19cm (高/寬)
版次:1
商品簡介
目次
相關商品
商品簡介
本書是為“EDA原理及應用”課程而專門編寫的實驗教學用書。書中選用了18個典型案例作為實驗課的教學素材,通過應用于計算機、通信、信號處理、控制等相關領域,使學習者比較全面地掌握使用EDA設計技術設計混合系統的方法和初步技巧,為今后從事相關領域的EDA設計打下良好的基礎。這些實驗從難度上分為驗證性、設計性和綜合性三種類型,可以幫助學習者分層次使用和掌握EDA設計技術。實驗從內容上又可分為軟件仿真和硬件平臺實現兩種類型。軟件仿真實驗的主要目的是讓學習者掌握ISE軟件的設計流程和設計方法,硬件平臺實驗主要是為了幫助學習者掌握調試硬件系統的方法和技巧。為了便于教學和自學,配書光盤中提供了全部實驗程序代碼。
本書可供高校電子電氣信息類各專業“EDA原理及應用”課程實驗部分的教材或教學參考用書,也可以作為Xilinx相關培訓的實驗用書,還可以供電子設計領域人員自學及參考。
本書可供高校電子電氣信息類各專業“EDA原理及應用”課程實驗部分的教材或教學參考用書,也可以作為Xilinx相關培訓的實驗用書,還可以供電子設計領域人員自學及參考。
目次
第一部分 實驗平臺介紹
第1章 實驗軟件平臺介紹
1.1 Xilinx的ISE軟件介紹
1.2 Mentor的ModelSim軟件介紹
第2章 實驗硬件平臺介紹
2.1 硬件平臺介紹
2.2 硬件平臺外設子模塊
第二部分 實驗
實驗1 二進制碼變換單元設計
1.1 預習內容
1.2 實驗目的
1.3 實驗環境
1.4 實驗原理
1.5 實驗步驟
1.6 實驗報告
1.7 附錄
1.7.1 設計代碼
1.7.2 仿真結果
實驗2 計數器單元設計
2.1 預習內容
2.2 實驗目的
2.3 實驗環境
2.4 實驗原理
2.5 實驗步驟
2.6 實驗報告
2.7 附錄
2.7.1 VHDL的源代碼
2.7.2 仿真結果
實驗3 基于IP核的乘法器設計
3.1 預習內容
3.2 實驗目的
3.3 實驗環境
3.4 實驗原理
3.5 實驗步驟
3.6 實驗報告
3.7 附錄
3.7.1 VHDL源代碼
3.7.2 仿真結果
實驗4 基于移位相加運算的乘法器設計
4.1 預習內容
4.2 實驗目的
4.3 實驗環境
4.4 實驗原理
4.5 實驗步驟
4.6 實驗報告
4.7 附錄
4.7.1 VHDL源代碼
4.7.2 仿真結果
實驗5 基于移位相減運算的除法器設計
5.1 預習內容
5.2 實驗目的
5.3 實驗環境
5.4 實驗原理
5.5 實驗步驟
5.6 實驗報告
5.7 附錄
5.7.1 VHDL源代碼
5.7.2 仿真結果
實驗6 偽隨機二進制序列發生器設計
實驗7 序列產生和序列檢測器設計
實驗8 有限脈沖響應(FIR)濾波器設計
實驗9 數字時鐘管理模塊(DCM)設計
實驗10 異步先進先出隊列(FIFO)設計
實驗11 電子秒表設計
實驗12 數字時鐘的設計
實驗13 串行A/D轉換器應用設計
實驗14 數字電壓表的設計
實驗15 函數信號發生器的設計
實驗16 直接數字頻率合成器(DDS)設計
實驗17 液晶顯示模塊應用設計
實驗18 VGA顯示接口設計
參考文獻
第1章 實驗軟件平臺介紹
1.1 Xilinx的ISE軟件介紹
1.2 Mentor的ModelSim軟件介紹
第2章 實驗硬件平臺介紹
2.1 硬件平臺介紹
2.2 硬件平臺外設子模塊
第二部分 實驗
實驗1 二進制碼變換單元設計
1.1 預習內容
1.2 實驗目的
1.3 實驗環境
1.4 實驗原理
1.5 實驗步驟
1.6 實驗報告
1.7 附錄
1.7.1 設計代碼
1.7.2 仿真結果
實驗2 計數器單元設計
2.1 預習內容
2.2 實驗目的
2.3 實驗環境
2.4 實驗原理
2.5 實驗步驟
2.6 實驗報告
2.7 附錄
2.7.1 VHDL的源代碼
2.7.2 仿真結果
實驗3 基于IP核的乘法器設計
3.1 預習內容
3.2 實驗目的
3.3 實驗環境
3.4 實驗原理
3.5 實驗步驟
3.6 實驗報告
3.7 附錄
3.7.1 VHDL源代碼
3.7.2 仿真結果
實驗4 基于移位相加運算的乘法器設計
4.1 預習內容
4.2 實驗目的
4.3 實驗環境
4.4 實驗原理
4.5 實驗步驟
4.6 實驗報告
4.7 附錄
4.7.1 VHDL源代碼
4.7.2 仿真結果
實驗5 基于移位相減運算的除法器設計
5.1 預習內容
5.2 實驗目的
5.3 實驗環境
5.4 實驗原理
5.5 實驗步驟
5.6 實驗報告
5.7 附錄
5.7.1 VHDL源代碼
5.7.2 仿真結果
實驗6 偽隨機二進制序列發生器設計
實驗7 序列產生和序列檢測器設計
實驗8 有限脈沖響應(FIR)濾波器設計
實驗9 數字時鐘管理模塊(DCM)設計
實驗10 異步先進先出隊列(FIFO)設計
實驗11 電子秒表設計
實驗12 數字時鐘的設計
實驗13 串行A/D轉換器應用設計
實驗14 數字電壓表的設計
實驗15 函數信號發生器的設計
實驗16 直接數字頻率合成器(DDS)設計
實驗17 液晶顯示模塊應用設計
實驗18 VGA顯示接口設計
參考文獻
主題書展
更多
主題書展
更多書展今日66折
您曾經瀏覽過的商品
購物須知
大陸出版品因裝訂品質及貨運條件與台灣出版品落差甚大,除封面破損、內頁脫落等較嚴重的狀態,其餘商品將正常出貨。
特別提醒:部分書籍附贈之內容(如音頻mp3或影片dvd等)已無實體光碟提供,需以QR CODE 連結至當地網站註冊“並通過驗證程序”,方可下載使用。
無現貨庫存之簡體書,將向海外調貨:
海外有庫存之書籍,等候約45個工作天;
海外無庫存之書籍,平均作業時間約60個工作天,然不保證確定可調到貨,尚請見諒。
為了保護您的權益,「三民網路書店」提供會員七日商品鑑賞期(收到商品為起始日)。
若要辦理退貨,請在商品鑑賞期內寄回,且商品必須是全新狀態與完整包裝(商品、附件、發票、隨貨贈品等)否則恕不接受退貨。