商品簡介
目次
相關商品
商品簡介
《數字系統設計基礎》全面而系統地闡述了數字電路邏輯設計的基本理論、分析方法和設計原理。全書共分10章,內容涉及數字邏輯基礎、邏輯代數與邏輯函數、集成邏輯門電路及工作原理、組合邏輯電路、觸發器、同步時序邏輯電路和異步時序邏輯電路、VerilogHDL語言、半導體存儲器和可編程邏輯器件、脈沖電路、數/模及模/數轉換等。
《數字系統設計基礎》結構新穎,內容上既注重基本理論的闡述,又注重實際應用能力的培養,可作為高等學校本科計算機科學與技術、通信、電子信息以及自動化等相關專業的教材,也可作為相關專業技術人員的參考書。
《數字系統設計基礎》結構新穎,內容上既注重基本理論的闡述,又注重實際應用能力的培養,可作為高等學校本科計算機科學與技術、通信、電子信息以及自動化等相關專業的教材,也可作為相關專業技術人員的參考書。
目次
第1章 緒論
1.1 數字信號
1.2 數制
1.3 不同進制數的轉換
1.4 二一十進制常用代碼
1.5 算術運算與邏輯運算
1.6 數字電路及其發展
習題
第2章 邏輯代數與邏輯函數
2.1 邏輯代數
2.1.1 三種基本邏輯
2.1.2 基本邏輯運算
2.2 邏輯代數的常用公式和規則
2.2.1 邏輯代數基本公式
2.2.2 邏輯代數的三個規則
2.2.3 邏輯代數常用公式
2.3 邏輯函數及其表示方法
2.3.1 邏輯函數
2.3.2 邏輯函數表示方法
2.3.3 邏輯函數相等
2.3.4 邏輯函數的兩種標準形式
2.4 邏輯函數的化簡
2.4.1 公式化簡法
2.4.2 卡諾圖化簡法
習題
第3章 集成邏輯門
3.1 晶體管的開關特性
3.1.1 晶體二極管的開關特性
3.1.2 晶體三極管的開關特性
3.1.3 關於高低電平的概念及狀態賦值
3.2 TTL集成邏輯門
3.2.1 TTL邏輯門電路
3.2.2 TTL與非門的主要外部特性
3.2.3 TTL其它門電路
3.2.4 TTL門電路的改進
3.3 MOS邏輯門電路
3.3.1 MOS晶體管
3.3.2 MOS反相器
3.4 CMOS電路
3.4.1 CMOS反相器
3.4.2 CMOS反相器的主要特性
3.4.3 CMOS傳輸門
3.4.4 CMOS邏輯門電路
3.4.5 集成門電路使用中的實際問題
習題
第4章 組合邏輯電路
4.1 組合邏輯電路分析
4.2 常用組合邏輯電路的介紹
4.2.1 加法器
4.2.2 數值比較器
4.2.3 編碼器
4.2.4 譯碼器
4.2.5 數據選擇器
4.3 單元級組合邏輯電路的分析方法
4.4 組合邏輯電路的設計
4.4.1 采用小規模集成器件設計組合邏輯電路
4.4.2 采用中規模集成器件設計組合邏輯電路
4.5 組合邏輯電路中的競爭與冒險
4.5.1 組合邏輯電路中的競爭與冒險
4.5.2 邏輯險象的識別
4.5.3 邏輯冒險現象的消除
習題
第5章 觸發器
5.1 基本RS觸發器
5.1.1 與非門組成的基本RS觸發器
5.1.2 基本RS觸發器功能的描述方法
5.1.3 或非門組成的基本RS觸發器
5.2 時鐘控制的觸發器
5.2.1 鐘控RS觸發器
5.2.2 鐘控D觸發器
5.2.3 鐘控J-K觸發器
5.2.4 鐘控T觸發器和T觸發器
5.2.5 電位觸發方式的工作特點
5.3 集成觸發器
5.3.1 主從觸發器
5.3.2 邊沿觸發器
5.4 觸發器的邏輯符號
習題
第6章 時序邏輯電路
6.1 時序邏輯電路概述
6.1.1 時序邏輯電路的特點
6.1.2 時序邏輯電路的分類
6.2 時序邏輯電路的分析
6.2.1 同步時序邏輯電路的一般分析方法
6.2.2 異步時序邏輯電路的一般分析方法
6.3 典型時序邏輯電路的分析
6.3.1 寄存器和移位寄存器
6.3.2 計數器
6.4 同步時序邏輯電路的設計方法
6.4.1 建立原始狀態圖和狀態表
6.4.2 狀態簡化
6.4.3 狀態分配
6.4.4 選擇存儲器類型,確定激勵函數和輸出函數
6.5 采用小規模集成器件設計同步計數器
6.6 采用小規模集成器件設計異步計數器
6.7 采用中規模集成器件設計任意進制計數器
6.8 序列信號發生器
6.8.1 反饋移位型序列信號發生器的設計
6.8.2 計數型序列信號發生器的設計
習題
第7章 VerilogHDL語言簡介
7.1 VerilogHDL語言總體結構
7.2 端口聲明與數據類型聲明
7.3 數值的表示
7.4 連續賦值
7.5 模塊實例化
7.6 驗證設計
7.7 運算符(operator)
7.8 VerilogHDL行為級建模
7.9 任務和函數介紹
7.1 0綜合設計:交通信號燈控制器
7.1 1VerilogHDL語言的仿真工具
習題
第8章 半導體存儲器與可編程邏輯器件
8.1 半導體存儲器綜述
8.2 易失性存儲器
8.3 非易失存儲器
8.4 存儲器的擴展
8.5 可編程邏輯器件簡介
習題
第9章 脈沖波形的產生與整形
9.1 概述
9.1.1 脈沖產生電路和整形電路的特點
9.1.2 脈沖電路的基本分析方法
9.2 555定時器
9.3 單穩態觸發器
9.3.1 555定時器構成的單穩觸發器
9.3.2 集成單穩態觸發器
9.3.3 門電路構成的單穩態觸發器
9.3.4 單穩態觸發器的應用
9.4 多諧振蕩器
9.4.1 555定時器構成的多諧振蕩器
9.4.2 門電路構成的多諧振蕩器
9.4.3 多諧振蕩器應用舉例
9.5 施密特觸發器
9.5.1 555定時器構成的施密特觸發器
9.5.2 門電路構成的施密特觸發器
9.5.3 施密特觸發器的應用
習題
第10章 數/模與模/數轉換電路
10.1 概述
10.2 D/A轉換器
10.2.1 D/A轉換器的基本工作原理
10.2.2 D/A轉換器的主要電路形式
10.2.3 D/A轉換器的主要技術指標
10.2.4 8位集成DAC0832
10.3 A/D轉換器
10.3.1 A/D轉換器的基本工作原理
10.3.2 A/D轉換器的主要電路形式
10.3.3 A/D轉換器的主要技術指標
10.3.4 8位集成ADC0809
習題
參考文獻
1.1 數字信號
1.2 數制
1.3 不同進制數的轉換
1.4 二一十進制常用代碼
1.5 算術運算與邏輯運算
1.6 數字電路及其發展
習題
第2章 邏輯代數與邏輯函數
2.1 邏輯代數
2.1.1 三種基本邏輯
2.1.2 基本邏輯運算
2.2 邏輯代數的常用公式和規則
2.2.1 邏輯代數基本公式
2.2.2 邏輯代數的三個規則
2.2.3 邏輯代數常用公式
2.3 邏輯函數及其表示方法
2.3.1 邏輯函數
2.3.2 邏輯函數表示方法
2.3.3 邏輯函數相等
2.3.4 邏輯函數的兩種標準形式
2.4 邏輯函數的化簡
2.4.1 公式化簡法
2.4.2 卡諾圖化簡法
習題
第3章 集成邏輯門
3.1 晶體管的開關特性
3.1.1 晶體二極管的開關特性
3.1.2 晶體三極管的開關特性
3.1.3 關於高低電平的概念及狀態賦值
3.2 TTL集成邏輯門
3.2.1 TTL邏輯門電路
3.2.2 TTL與非門的主要外部特性
3.2.3 TTL其它門電路
3.2.4 TTL門電路的改進
3.3 MOS邏輯門電路
3.3.1 MOS晶體管
3.3.2 MOS反相器
3.4 CMOS電路
3.4.1 CMOS反相器
3.4.2 CMOS反相器的主要特性
3.4.3 CMOS傳輸門
3.4.4 CMOS邏輯門電路
3.4.5 集成門電路使用中的實際問題
習題
第4章 組合邏輯電路
4.1 組合邏輯電路分析
4.2 常用組合邏輯電路的介紹
4.2.1 加法器
4.2.2 數值比較器
4.2.3 編碼器
4.2.4 譯碼器
4.2.5 數據選擇器
4.3 單元級組合邏輯電路的分析方法
4.4 組合邏輯電路的設計
4.4.1 采用小規模集成器件設計組合邏輯電路
4.4.2 采用中規模集成器件設計組合邏輯電路
4.5 組合邏輯電路中的競爭與冒險
4.5.1 組合邏輯電路中的競爭與冒險
4.5.2 邏輯險象的識別
4.5.3 邏輯冒險現象的消除
習題
第5章 觸發器
5.1 基本RS觸發器
5.1.1 與非門組成的基本RS觸發器
5.1.2 基本RS觸發器功能的描述方法
5.1.3 或非門組成的基本RS觸發器
5.2 時鐘控制的觸發器
5.2.1 鐘控RS觸發器
5.2.2 鐘控D觸發器
5.2.3 鐘控J-K觸發器
5.2.4 鐘控T觸發器和T觸發器
5.2.5 電位觸發方式的工作特點
5.3 集成觸發器
5.3.1 主從觸發器
5.3.2 邊沿觸發器
5.4 觸發器的邏輯符號
習題
第6章 時序邏輯電路
6.1 時序邏輯電路概述
6.1.1 時序邏輯電路的特點
6.1.2 時序邏輯電路的分類
6.2 時序邏輯電路的分析
6.2.1 同步時序邏輯電路的一般分析方法
6.2.2 異步時序邏輯電路的一般分析方法
6.3 典型時序邏輯電路的分析
6.3.1 寄存器和移位寄存器
6.3.2 計數器
6.4 同步時序邏輯電路的設計方法
6.4.1 建立原始狀態圖和狀態表
6.4.2 狀態簡化
6.4.3 狀態分配
6.4.4 選擇存儲器類型,確定激勵函數和輸出函數
6.5 采用小規模集成器件設計同步計數器
6.6 采用小規模集成器件設計異步計數器
6.7 采用中規模集成器件設計任意進制計數器
6.8 序列信號發生器
6.8.1 反饋移位型序列信號發生器的設計
6.8.2 計數型序列信號發生器的設計
習題
第7章 VerilogHDL語言簡介
7.1 VerilogHDL語言總體結構
7.2 端口聲明與數據類型聲明
7.3 數值的表示
7.4 連續賦值
7.5 模塊實例化
7.6 驗證設計
7.7 運算符(operator)
7.8 VerilogHDL行為級建模
7.9 任務和函數介紹
7.1 0綜合設計:交通信號燈控制器
7.1 1VerilogHDL語言的仿真工具
習題
第8章 半導體存儲器與可編程邏輯器件
8.1 半導體存儲器綜述
8.2 易失性存儲器
8.3 非易失存儲器
8.4 存儲器的擴展
8.5 可編程邏輯器件簡介
習題
第9章 脈沖波形的產生與整形
9.1 概述
9.1.1 脈沖產生電路和整形電路的特點
9.1.2 脈沖電路的基本分析方法
9.2 555定時器
9.3 單穩態觸發器
9.3.1 555定時器構成的單穩觸發器
9.3.2 集成單穩態觸發器
9.3.3 門電路構成的單穩態觸發器
9.3.4 單穩態觸發器的應用
9.4 多諧振蕩器
9.4.1 555定時器構成的多諧振蕩器
9.4.2 門電路構成的多諧振蕩器
9.4.3 多諧振蕩器應用舉例
9.5 施密特觸發器
9.5.1 555定時器構成的施密特觸發器
9.5.2 門電路構成的施密特觸發器
9.5.3 施密特觸發器的應用
習題
第10章 數/模與模/數轉換電路
10.1 概述
10.2 D/A轉換器
10.2.1 D/A轉換器的基本工作原理
10.2.2 D/A轉換器的主要電路形式
10.2.3 D/A轉換器的主要技術指標
10.2.4 8位集成DAC0832
10.3 A/D轉換器
10.3.1 A/D轉換器的基本工作原理
10.3.2 A/D轉換器的主要電路形式
10.3.3 A/D轉換器的主要技術指標
10.3.4 8位集成ADC0809
習題
參考文獻
主題書展
更多
主題書展
更多書展今日66折
您曾經瀏覽過的商品
購物須知
大陸出版品因裝訂品質及貨運條件與台灣出版品落差甚大,除封面破損、內頁脫落等較嚴重的狀態,其餘商品將正常出貨。
特別提醒:部分書籍附贈之內容(如音頻mp3或影片dvd等)已無實體光碟提供,需以QR CODE 連結至當地網站註冊“並通過驗證程序”,方可下載使用。
無現貨庫存之簡體書,將向海外調貨:
海外有庫存之書籍,等候約45個工作天;
海外無庫存之書籍,平均作業時間約60個工作天,然不保證確定可調到貨,尚請見諒。
為了保護您的權益,「三民網路書店」提供會員七日商品鑑賞期(收到商品為起始日)。
若要辦理退貨,請在商品鑑賞期內寄回,且商品必須是全新狀態與完整包裝(商品、附件、發票、隨貨贈品等)否則恕不接受退貨。