數位電子技術基礎(簡體書)
商品資訊
系列名:普通高等教育"十二五"規劃教材
ISBN13:9787030405685
出版社:科學出版社
作者:陳立萬; 羅映祥; 王久玲
出版日:2014/06/11
裝訂/頁數:平裝/340頁
規格:23.5cm*16.8cm (高/寬)
商品簡介
目次
書摘/試閱
相關商品
商品簡介
數字電子技術基礎可作為高等學校工科電子信息、物聯網工程、通信工程、自動化類等專業的基礎課教材,也可供專科學校選用,還可作為相關專業工程技術人員學習數字電子技術的參考書。
目次
第1章 數制與編碼
習題
第2章 邏輯代數及其簡化
2.1 邏輯代數
2.1.1 正邏輯與負邏輯
2.1.2 基本邏輯運算
2.1.3 導出邏輯運算
2.1.4 邏輯函數的相等
2.1.5 基本定理
2.1.6 關于等式的三個規則
2.1.7 邏輯函數的標準式
2.2 邏輯函數的化簡
2.2.1 公式化簡法
2.2.2 圖形化簡法(卡諾圖法)
2.3 邏輯函數的系統化簡法 第1章 數制與編碼
習題
第2章 邏輯代數及其簡化
2.1 邏輯代數
2.1.1 正邏輯與負邏輯
2.1.2 基本邏輯運算
2.1.3 導出邏輯運算
2.1.4 邏輯函數的相等
2.1.5 基本定理
2.1.6 關于等式的三個規則
2.1.7 邏輯函數的標準式
2.2 邏輯函數的化簡
2.2.1 公式化簡法
2.2.2 圖形化簡法(卡諾圖法)
2.3 邏輯函數的系統化簡法
2.3.1 求出全部主要項
2.3.2 選出實質主要項
2.3.3 選擇主要項建立邏輯函數的最簡與或式
習題
第3章 邏輯門電路
3.1 晶體二極管的開關特性
3.1.1 晶體二極管的靜態開關特性
3.1.2 晶體二極管的動態開關特性
3.1.3 晶體二極管開關參數
3.2 晶體三極管的開關特性
3.2.1 靜態開關特性
3.2.2 動態開關特性
3.2.3 晶體三極管開關參數
3.2.4 晶體三極管反相器
3.3 TTL集成邏輯門
3.3.1 晶體管一晶體管邏輯門電路(TTL)
3.3.2 TTL與非門的主要外部特征
3.3.3 其他類型的TTL門電路
3.3.4 其他系列TTL門電路
3.4 其他類型的雙極型數字集成電路
3.4.1 發射極耦合邏輯門
3.4.2 集成注入邏輯電路
3.5 CMOS門電路
3.5.1 CMOS反相器的工作原理
3.5.2 CMOS反相器的電壓傳輸特性和電流傳輸特性
3.5.3 CMOS反相器的輸入特性和輸出特性
3.5.4 電源特性
3.5.5 CMOS傳輸門
3.5.6 CMOS邏輯門電路
3.5.7 CMOS電路的鎖定效應及正確使用方法
習題
第4章 組合邏輯電路
4.1 組合邏輯電路的分析
4.2 組合邏輯電路的設計
4.3 常用的組合邏輯電路
4.3.1 編碼器
4.3.2 譯碼器
4.3.3 數據選擇器
4.3.4 全加器
4.3.5 數值比較器
4.3.6 奇偶檢驗/產生電路
4.4 組合邏輯電路的競爭冒險現象
4.4.1 邏輯冒險與功能冒險
4.4.2 競爭冒險現象的判斷
4.4.3 克服冒險的方法
習題
第5章 集成觸發器
5.1 基本觸發器
5.1.1 電路結構與工作原理
5.1.2 基本觸發器邏輯功能的描述
5.2 同步觸發器
5.2.1 同步RS觸發器
5.2.2 同步D觸發器
5.2.3 同步JK觸發器
5.2.4 同步T觸發器和T’觸發器
5.2.5 同步觸發器的工作特性
5.3 主從觸發器
5.3.1 主從RS觸發器
5.3.2 主從JK觸發器
5.3.3 主從觸發器的脈沖工作特性
5.4 邊沿觸發器
5.4.1 維持阻塞觸發器
5.4.2 后沿觸發的邊沿觸發器
5.4.3 CMOS傳輸門組成的邊沿觸發器
5.5 觸發器類型轉換
5.5.1 將D觸發器轉換成JX觸發器
5.5.2 將RS觸發器轉換成JK觸發器
習題
第6章 時序邏輯電路
6.1 概述
6.2 時序邏輯電路的分析方法
6.2.1 同步時序邏輯電路的分析方法
6.2.2 異步時序邏輯電路的分析方法
6.3 常用時序邏輯電路
6.3.1 寄存器、移位寄存器
6.3.2 同步計數器
6.3.3 異步計數器
6.4 時序邏輯電路的競爭冒險現象
6.5 時序邏輯電路設計
6.5.1 采用小規模集成器件設計序列檢測器
6.5.2 采用小規模集成器件設計同步計數器
6.5.3 采用小規模集成器件設計異步計數器
6.5.4 常見中規模集成計數器芯片及其應用
6.5.5 用集成移位寄存器設計任意模值M的計數分頻
6.6 序列信號發生器
習題
第7章 脈沖單元電路
7.1 晶體二極管限幅器和箝位器
7.1.1 二極管限幅器
7.1.2 二極管箝位器
7.2 集成門組成的脈沖單元電路
7.2.1 集成門組成的施密特觸發器
7.2.2 集成門組成的單穩態觸發器
7.2.3 集成門組成的多諧振蕩器
7.3 555定時器及其應用
7.3.1 555定時器的電路結構
7.3.2 用555定時器接成施密特觸發器
7.3.3 用555定時器接成單穩態觸發器
7.3.4 用555定時器接成多諧振蕩器
習題
第8章 大規模集成電路
8.1 動態移位寄存器和順序存取存儲器(sAM)
8.1.1 動態MOS反相器
8.1.2 動態MOS移位寄存器單元
8.1.3 七位動態移位寄存器
8.1.4 順序存取存儲器
8.2 隨機存儲器
8.2.1 六管靜態存儲單元
8.2.2 動態存儲單元
8.2.3 RAM容量的擴展
8.3 只讀存儲器¨
8.3.1 固定ROM
8.3.2 可編程只讀存儲器
8.3.3 可擦除可編程只讀存儲器
8.3.4 用RoM實現組合邏輯函數
8.3.5 可編程邏輯陣列
8.4 專用集成電路
8.4.1 可編程陣列邏輯器件
8.4.2 通用陣列邏輯器件
8.5 TL存儲器
習題
第9章 模/數轉換器與數/模轉換器
9.1 概述
9.2 D/A轉換器
9.2.1 D/A轉換器的轉換原理
9.2.2 二進制權電阻D/A轉換器
9.2.3 R.2 RT形電阻解碼網絡D/A轉換器
9.2.4 R.2 R倒T形電阻網絡D/A轉換器
9.2.5 單值電流D/A轉換器
9.2.6 開關樹型。D/A轉換器
9.2.7 具有雙極性輸出的D/A轉換器”
9.2.8 D/A轉換器的轉換精度與轉換速度
9.3 模/數(A/D)轉換器概述
9.3.1 采樣定理
9.3.2 采樣一保持電路
9.3.3 量化和編碼
9.4 模/數(A/D)轉換器
9.4.1 并聯比較型A/D轉換器
9.4.2 逐次逼近型A/D轉換器
9.4.3 雙積分型A/D轉換器
9.4.4 V—F變換器A/D轉換器
9.4.5 雙積分型集成A/D轉換器
9.4.6 逐次逼近型集成A/D轉換器
9.4.7 A/D轉換器的轉換精度與轉換速度
習題
第10章 現代數字系統設計
10.1 數字系統及其設計方法
10.1.1 數字系統的概念與設計
10.1.2 數字系統設計架構方法
10.2 基于FPG/CPLD數字系統的設計規則
10.3 基于FPGA/CPLD數字系統設計的三大要素
習題
附錄 半導體集成電路型號命名方法
參考文獻
習題
第2章 邏輯代數及其簡化
2.1 邏輯代數
2.1.1 正邏輯與負邏輯
2.1.2 基本邏輯運算
2.1.3 導出邏輯運算
2.1.4 邏輯函數的相等
2.1.5 基本定理
2.1.6 關于等式的三個規則
2.1.7 邏輯函數的標準式
2.2 邏輯函數的化簡
2.2.1 公式化簡法
2.2.2 圖形化簡法(卡諾圖法)
2.3 邏輯函數的系統化簡法 第1章 數制與編碼
習題
第2章 邏輯代數及其簡化
2.1 邏輯代數
2.1.1 正邏輯與負邏輯
2.1.2 基本邏輯運算
2.1.3 導出邏輯運算
2.1.4 邏輯函數的相等
2.1.5 基本定理
2.1.6 關于等式的三個規則
2.1.7 邏輯函數的標準式
2.2 邏輯函數的化簡
2.2.1 公式化簡法
2.2.2 圖形化簡法(卡諾圖法)
2.3 邏輯函數的系統化簡法
2.3.1 求出全部主要項
2.3.2 選出實質主要項
2.3.3 選擇主要項建立邏輯函數的最簡與或式
習題
第3章 邏輯門電路
3.1 晶體二極管的開關特性
3.1.1 晶體二極管的靜態開關特性
3.1.2 晶體二極管的動態開關特性
3.1.3 晶體二極管開關參數
3.2 晶體三極管的開關特性
3.2.1 靜態開關特性
3.2.2 動態開關特性
3.2.3 晶體三極管開關參數
3.2.4 晶體三極管反相器
3.3 TTL集成邏輯門
3.3.1 晶體管一晶體管邏輯門電路(TTL)
3.3.2 TTL與非門的主要外部特征
3.3.3 其他類型的TTL門電路
3.3.4 其他系列TTL門電路
3.4 其他類型的雙極型數字集成電路
3.4.1 發射極耦合邏輯門
3.4.2 集成注入邏輯電路
3.5 CMOS門電路
3.5.1 CMOS反相器的工作原理
3.5.2 CMOS反相器的電壓傳輸特性和電流傳輸特性
3.5.3 CMOS反相器的輸入特性和輸出特性
3.5.4 電源特性
3.5.5 CMOS傳輸門
3.5.6 CMOS邏輯門電路
3.5.7 CMOS電路的鎖定效應及正確使用方法
習題
第4章 組合邏輯電路
4.1 組合邏輯電路的分析
4.2 組合邏輯電路的設計
4.3 常用的組合邏輯電路
4.3.1 編碼器
4.3.2 譯碼器
4.3.3 數據選擇器
4.3.4 全加器
4.3.5 數值比較器
4.3.6 奇偶檢驗/產生電路
4.4 組合邏輯電路的競爭冒險現象
4.4.1 邏輯冒險與功能冒險
4.4.2 競爭冒險現象的判斷
4.4.3 克服冒險的方法
習題
第5章 集成觸發器
5.1 基本觸發器
5.1.1 電路結構與工作原理
5.1.2 基本觸發器邏輯功能的描述
5.2 同步觸發器
5.2.1 同步RS觸發器
5.2.2 同步D觸發器
5.2.3 同步JK觸發器
5.2.4 同步T觸發器和T’觸發器
5.2.5 同步觸發器的工作特性
5.3 主從觸發器
5.3.1 主從RS觸發器
5.3.2 主從JK觸發器
5.3.3 主從觸發器的脈沖工作特性
5.4 邊沿觸發器
5.4.1 維持阻塞觸發器
5.4.2 后沿觸發的邊沿觸發器
5.4.3 CMOS傳輸門組成的邊沿觸發器
5.5 觸發器類型轉換
5.5.1 將D觸發器轉換成JX觸發器
5.5.2 將RS觸發器轉換成JK觸發器
習題
第6章 時序邏輯電路
6.1 概述
6.2 時序邏輯電路的分析方法
6.2.1 同步時序邏輯電路的分析方法
6.2.2 異步時序邏輯電路的分析方法
6.3 常用時序邏輯電路
6.3.1 寄存器、移位寄存器
6.3.2 同步計數器
6.3.3 異步計數器
6.4 時序邏輯電路的競爭冒險現象
6.5 時序邏輯電路設計
6.5.1 采用小規模集成器件設計序列檢測器
6.5.2 采用小規模集成器件設計同步計數器
6.5.3 采用小規模集成器件設計異步計數器
6.5.4 常見中規模集成計數器芯片及其應用
6.5.5 用集成移位寄存器設計任意模值M的計數分頻
6.6 序列信號發生器
習題
第7章 脈沖單元電路
7.1 晶體二極管限幅器和箝位器
7.1.1 二極管限幅器
7.1.2 二極管箝位器
7.2 集成門組成的脈沖單元電路
7.2.1 集成門組成的施密特觸發器
7.2.2 集成門組成的單穩態觸發器
7.2.3 集成門組成的多諧振蕩器
7.3 555定時器及其應用
7.3.1 555定時器的電路結構
7.3.2 用555定時器接成施密特觸發器
7.3.3 用555定時器接成單穩態觸發器
7.3.4 用555定時器接成多諧振蕩器
習題
第8章 大規模集成電路
8.1 動態移位寄存器和順序存取存儲器(sAM)
8.1.1 動態MOS反相器
8.1.2 動態MOS移位寄存器單元
8.1.3 七位動態移位寄存器
8.1.4 順序存取存儲器
8.2 隨機存儲器
8.2.1 六管靜態存儲單元
8.2.2 動態存儲單元
8.2.3 RAM容量的擴展
8.3 只讀存儲器¨
8.3.1 固定ROM
8.3.2 可編程只讀存儲器
8.3.3 可擦除可編程只讀存儲器
8.3.4 用RoM實現組合邏輯函數
8.3.5 可編程邏輯陣列
8.4 專用集成電路
8.4.1 可編程陣列邏輯器件
8.4.2 通用陣列邏輯器件
8.5 TL存儲器
習題
第9章 模/數轉換器與數/模轉換器
9.1 概述
9.2 D/A轉換器
9.2.1 D/A轉換器的轉換原理
9.2.2 二進制權電阻D/A轉換器
9.2.3 R.2 RT形電阻解碼網絡D/A轉換器
9.2.4 R.2 R倒T形電阻網絡D/A轉換器
9.2.5 單值電流D/A轉換器
9.2.6 開關樹型。D/A轉換器
9.2.7 具有雙極性輸出的D/A轉換器”
9.2.8 D/A轉換器的轉換精度與轉換速度
9.3 模/數(A/D)轉換器概述
9.3.1 采樣定理
9.3.2 采樣一保持電路
9.3.3 量化和編碼
9.4 模/數(A/D)轉換器
9.4.1 并聯比較型A/D轉換器
9.4.2 逐次逼近型A/D轉換器
9.4.3 雙積分型A/D轉換器
9.4.4 V—F變換器A/D轉換器
9.4.5 雙積分型集成A/D轉換器
9.4.6 逐次逼近型集成A/D轉換器
9.4.7 A/D轉換器的轉換精度與轉換速度
習題
第10章 現代數字系統設計
10.1 數字系統及其設計方法
10.1.1 數字系統的概念與設計
10.1.2 數字系統設計架構方法
10.2 基于FPG/CPLD數字系統的設計規則
10.3 基于FPGA/CPLD數字系統設計的三大要素
習題
附錄 半導體集成電路型號命名方法
參考文獻
書摘/試閱
主題書展
更多
主題書展
更多書展今日66折
您曾經瀏覽過的商品
購物須知
大陸出版品因裝訂品質及貨運條件與台灣出版品落差甚大,除封面破損、內頁脫落等較嚴重的狀態,其餘商品將正常出貨。
特別提醒:部分書籍附贈之內容(如音頻mp3或影片dvd等)已無實體光碟提供,需以QR CODE 連結至當地網站註冊“並通過驗證程序”,方可下載使用。
無現貨庫存之簡體書,將向海外調貨:
海外有庫存之書籍,等候約45個工作天;
海外無庫存之書籍,平均作業時間約60個工作天,然不保證確定可調到貨,尚請見諒。
為了保護您的權益,「三民網路書店」提供會員七日商品鑑賞期(收到商品為起始日)。
若要辦理退貨,請在商品鑑賞期內寄回,且商品必須是全新狀態與完整包裝(商品、附件、發票、隨貨贈品等)否則恕不接受退貨。