商品簡介
目次
相關商品
商品簡介
本書是一本有關專用集成電路(ASIC)的綜合性和權威性書籍。書中敘述了VLSI系統設計的最新方法。利用商業化工具以及預先設計好的單元庫已使得ASIC設計成為速度最快、成本最低而且錯誤最少的一種IC設計方法,因而ASIC設計方法已迅速在工業界的各個應用領域得到推廣。
本書介紹了半定制和可編程的ASIC。在對每種ASIC類型的數字邏輯設計與物理特性的基本原理進行描述后,討論了ASIC邏輯設計設計輸入、邏輯綜合、仿真以及測試,并進一步講述了相應的物理設計——劃分、布圖規劃、布局以及布線。此外,本書對在ASIC設計中需要了解的各方面知識以及必需的工作都有詳盡敘述。
本書可作為大學高年級和研究生教材,也是ASIC領域工程技術人員的理想參考書。
本書介紹了半定制和可編程的ASIC。在對每種ASIC類型的數字邏輯設計與物理特性的基本原理進行描述后,討論了ASIC邏輯設計設計輸入、邏輯綜合、仿真以及測試,并進一步講述了相應的物理設計——劃分、布圖規劃、布局以及布線。此外,本書對在ASIC設計中需要了解的各方面知識以及必需的工作都有詳盡敘述。
本書可作為大學高年級和研究生教材,也是ASIC領域工程技術人員的理想參考書。
目次
第1章 ASIC介紹
1.1 ASIC類型
1.2 設計流程
1.3 舉例分析
1.4 ASIC經濟學
1.5 ASIC單元庫
1.6 小結
1.7 習題
1.8 參考書目提要
1.9 參考資料
第2章 CMOS邏輯
2.1 CMOS晶體管
2.2 CMOS工藝
2.3 CMOS設計規則
2.4 組合邏輯單元
2.5 時序邏輯單元
2.6 數據通路邏輯單元
2.7 I/O單元
2.8 單元編譯器
2.9 小結
2.10 習題
2.11 參考書目提要
2.12 參考資料
第3章 ASIC庫設計
3.1 晶體管電阻
3.2 晶體管寄生電容
3.3 邏輯作用力
3.4 庫單元設計
3.5 庫結構
3.6 門陣列設計
3.7 標準單元設計
3.8 數據通路單元設計
3.9 小結
3.10 習題
3.11 參考書目提要
3.12 參考資料
第4章 可編程ASIC
4.1 反熔絲
4.2 靜態RAM
4.3 EPROM和EEPROM工藝
4.4 實際問題
4.5 規范說明
4.6 PREP基準程序
4.7 FPGA經濟學
4.8 小結
4.9 習題
4.10 參考書目提要
4.11 參考資料
第5章 可編程ASIC邏輯單元
5.1 Actel ACT
5.2 Xilinx LCA
5.3 Altera FLEX
5.4 Altera MAX
5.5 小結
5.6 習題
5.7 參考書目提要
5.8 參考資料
第6章 可編程ASIC I/O單元
6.1 DC輸出
6.2 AC輸出
6.3 DC輸入
6.4 AC輸入
6.5 時鐘輸入
6.6 電源輸入
6.7 Xilinx I/O功能塊
6.8 其他I/O單元
6.9 小結
6.10 習題
6.11 參考書目提要
6.12 參考資料
第7章 可編程ASIC的互連
第8章 可編程ASIC設計軟件
第9章 低層次設計輸入
第10章 VHDL
第11章 Verilog HDL
第12章 邏輯綜合
第13章 仿真
第14章 測試
第15章 ASIC結構
第16章 布圖規劃和布局
第17章 布線
附錄A VHDL資源
附錄B Verilog HDL資源
譯后記
1.1 ASIC類型
1.2 設計流程
1.3 舉例分析
1.4 ASIC經濟學
1.5 ASIC單元庫
1.6 小結
1.7 習題
1.8 參考書目提要
1.9 參考資料
第2章 CMOS邏輯
2.1 CMOS晶體管
2.2 CMOS工藝
2.3 CMOS設計規則
2.4 組合邏輯單元
2.5 時序邏輯單元
2.6 數據通路邏輯單元
2.7 I/O單元
2.8 單元編譯器
2.9 小結
2.10 習題
2.11 參考書目提要
2.12 參考資料
第3章 ASIC庫設計
3.1 晶體管電阻
3.2 晶體管寄生電容
3.3 邏輯作用力
3.4 庫單元設計
3.5 庫結構
3.6 門陣列設計
3.7 標準單元設計
3.8 數據通路單元設計
3.9 小結
3.10 習題
3.11 參考書目提要
3.12 參考資料
第4章 可編程ASIC
4.1 反熔絲
4.2 靜態RAM
4.3 EPROM和EEPROM工藝
4.4 實際問題
4.5 規范說明
4.6 PREP基準程序
4.7 FPGA經濟學
4.8 小結
4.9 習題
4.10 參考書目提要
4.11 參考資料
第5章 可編程ASIC邏輯單元
5.1 Actel ACT
5.2 Xilinx LCA
5.3 Altera FLEX
5.4 Altera MAX
5.5 小結
5.6 習題
5.7 參考書目提要
5.8 參考資料
第6章 可編程ASIC I/O單元
6.1 DC輸出
6.2 AC輸出
6.3 DC輸入
6.4 AC輸入
6.5 時鐘輸入
6.6 電源輸入
6.7 Xilinx I/O功能塊
6.8 其他I/O單元
6.9 小結
6.10 習題
6.11 參考書目提要
6.12 參考資料
第7章 可編程ASIC的互連
第8章 可編程ASIC設計軟件
第9章 低層次設計輸入
第10章 VHDL
第11章 Verilog HDL
第12章 邏輯綜合
第13章 仿真
第14章 測試
第15章 ASIC結構
第16章 布圖規劃和布局
第17章 布線
附錄A VHDL資源
附錄B Verilog HDL資源
譯后記
主題書展
更多
主題書展
更多書展今日66折
您曾經瀏覽過的商品
購物須知
大陸出版品因裝訂品質及貨運條件與台灣出版品落差甚大,除封面破損、內頁脫落等較嚴重的狀態,其餘商品將正常出貨。
特別提醒:部分書籍附贈之內容(如音頻mp3或影片dvd等)已無實體光碟提供,需以QR CODE 連結至當地網站註冊“並通過驗證程序”,方可下載使用。
無現貨庫存之簡體書,將向海外調貨:
海外有庫存之書籍,等候約45個工作天;
海外無庫存之書籍,平均作業時間約60個工作天,然不保證確定可調到貨,尚請見諒。
為了保護您的權益,「三民網路書店」提供會員七日商品鑑賞期(收到商品為起始日)。
若要辦理退貨,請在商品鑑賞期內寄回,且商品必須是全新狀態與完整包裝(商品、附件、發票、隨貨贈品等)否則恕不接受退貨。